Current mode logic
Proudová logika, anglicky Current mode logic, CML nebo zdrojově vázaná logika, anglicky source-coupled logic, SCL je obvodové řešení logických hradel a linek pro přenos digitálních signálů na úrovni desek.
Principem činnosti CML je přepínání elektrického proudu ze zdroje konstantního proudu mezi dvěma linkami podle přenášené logické hodnoty. Zdroj proudu je obvykle zapojen na dvě elektrody source dvojice diferenciálních tranzistorů FET, jejichž dvě cesty jsou dvě elektrody drain. Bipolárním ekvivalentem je emitorově vázaná logika (ECL), která sice používá diferenciální signalizaci, ale funguje opačně, protože výstup se přebírá z emitorů bipolárních tranzistorů (místo kolektorů, které jsou obdobou elektrod drain tranzistorů FET).
Jako diferenciální propojení na úrovni desek s plošnými spoji se používá pro přenos dat rychlostmi mezi 312.5 Mbit/s a 3.125 Gbit/s po standardních deskách plošných spojů.[1]

Přenos je dvoubodový, jednosměrný a linka je obvykle elektricky zakončená rezistorem 50 Ω na kladný pól napájecího napětí Vcc na obou diferenciálních vedeních. CML se často používá pro rozhraní s optickými prvky. Základní rozdíl mezi CML a ECL jako technologiemi pro vedení logických signálů je výstupní impedance budicího stupně: emitorový sledovač v ECL má nízký odpor okolo 5 Ω zatímco CML se připojuje k elektrodám drain budicích tranzistorů, které mají vysokou impedanci, a proto impedance pull-up rezistorů (typicky 50 Ω) je efektivní výstupní impedance. Impedanční přizpůsobení této budicí impedance blízké charakteristické impedanci buzeného vedení značně omezuje nežádoucí signály.
CML signály se také používají pro spojení mezi moduly. CML je fyzická vrstva používaná v rozhraních mezi řadičem displeje a monitorem DVI, HDMI a FPD-Link III.[2]
Navíc se CML používá ve vysokorychlostních integrovaných systémech, jako jsou sériové transceivery a frekvenční syntetizátory v telekomunikačních systémech.
Funkce
Obvody CML jsou velmi rychlé, především díky nižšímu rozdílu výstupních napětí v porovnání se statickými obvody CMOS, a díky tomu, že rychlé přepínání proudu se děje ve vstupní diferenciální dvojici tranzistorů. Základním požadavkem CML logických obvodů je, aby tranzistory stále pracovaly v oblasti saturace pro udržování konstantního proudu.
Ultranízký výkon
Po roce 2000 se CML obvody používají také pro aplikace s ultranízkým výkonem. Studie ukazují, že zatímco svodový proud v obvyklých statických CMOS obvodech začíná představovat velmi obtížný problém pro snížení energetických ztrát, dobré řízení proudové spotřeby v CML z nich dělá velmi dobrý kandidáty pro aplikace s extrémně nízkým výkonem. Ve variantách nazývaných subthreshold CML nebo subthreshold source coupled logic[3][4][5] lze proudovou spotřebu každého hradla snížit na několik desítek pikoampér.
Odkazy
Reference
V tomto článku byl použit překlad textu z článku Current-mode logic na anglické Wikipedii.
- ↑ Serial Interface for Data Converters, JEDEC standard JESD204, April 2006
- ↑ Understanding DVI-D, HDMI And DisplayPort Signals [online]. [cit. 2013-10-30]. Dostupné v archivu pořízeném z originálu dne 2013-11-02.
- ↑ TAJALLI, Armin; VITTOZ, Eric; BRAUER, Elizabeth J.; LEBLEBICI, Yusuf. Ultra low power subthreshold MOS current mode logic circuits using a novel load device concept. Esscirc 2007.
- ↑ TAJALLI, Armin; LEBLEBICI, Yusuf. Extreme low-power mixed signal IC design: subthreshold source-coupled circuits. New York: Springer, 2010-09-27. ISBN 978-1-4419-6477-9.
- ↑ REYNDERS, Nele; DEHAENE, Wim, 2015. Ultra-Low-Voltage Design of Energy-Efficient Digital Circuits. 1. vyd. Heverlee, Belgium: Springer International Publishing AG Switzerland. (Analog Circuits And Signal Processing (ACSP)). ISBN 978-3-319-16135-8. doi:10.1007/978-3-319-16136-5.
Externí odkazy
- System Interface Level 5 (SxI-5): Common Electrical Characteristics for 2.488 – 3.125 Gbit/s Parallel Interfaces. OIF, říjen 2002.
- TFI-5: TDM Fabric to Framer Interface Implementation Agreement. OIF, 16. září 2003
- Introduction to LVDS, PECL, and CML, Maxim, https://pdfserv.maximintegrated.com/en/an/AN291.pdf
- http://www.ee.iitm.ac.v/~nagendra/videolectures/doku.php?id=ee685:start
- Interfacing between LVPECL, VML, cml and LVDS Levels, http://focus.ti.com/lit/an/slla120/slla120.pdf
- Pro další detaily o automatizaci návrhu a CML obvodech s nízkým výkonem, viz: http://lsm.epfl.ch
- JESD204B - a JEDEC Standard for serial data interfacing - Analog Devices
- JESD204B Overview (slides) - Texas Instruments